## Tugas 3

Deadline: 28 April 2023, 17.00 Waktu Scele

Pengantar Organisasi Komputer Semester Genap 2022/2023

## **Revisi 1**

## Petunjuk pengerjaan:

- Jawaban tugas HARUS ditulis tangan atau menggunakan pen tablet. Untuk penulisan tangan dapat ditulis di kertas polos A4 atau kertas folio bergaris dan discan. Tidak boleh diketik! Kumpulkan semua halaman jawaban ke satu file yang berformat PDF.
- 2. Tuliskan **nama, NPM, kelas, dan kode asisten** di **setiap lembar** berkas jawaban Anda. Kelalaian menuliskan keempat informasi ini (lupa atau salah tulis) akan **diberikan penalti -5 poin**/kesalahan.
- 3. Pastikan tulisan tangan rapi dapat dibaca!
- 4. Keterlambatan 10 menit < x < 2 jam dari deadline akan dikenakan penalti sebesar 30 poin dari nilai tugas. Keterlambatan 2-6 jam dari deadline dikenakan penalti sebesar 60 poin dari nilai tugas. Pengumpulan yang melewati batasan waktu tersebut tidak akan dinilai.</p>
- 5. Silakan tambahkan asumsi sendiri bila diperlukan.
- 6. Plagiarisme adalah pelanggaran serius dengan sanksi nilai 0.
- 7. **Warna biru** menunjukan revisi, silahkan tulis pada revisi mana anda mengerjakan, jika tidak menulis maka akan dianggap revisi terbaru.
- 8. Format penamaan:

Tugas3\_KodeAsdos\_NPM\_Nama.pdf
Contoh: Tugas3\_RT\_1906398364\_RicoTadjudin.pdf

- 1. [10] Jelaskan alasan diperlukannya register tambahan (pipeline register) pada datapath untuk setiap tahapan (stage)!
- 2. [15] Jelaskan hazard berikut dan berikan contoh solusi untuk mengatasinya!
  - a. [5] Control Hazard
  - b. [5] Data Hazard
  - c. [5] Structural Hazard

- 3. [30] Peokra ingin membuat suatu arsitektur baru. Namun, karena terbatasnya komponen yang ada, arsitektur tersebut hanya memiliki empat stage, yaitu:
  - Fetch stage
  - Decode stage
  - Execute stage
  - Memory stage

Agar memudahkan pengguna yang sering memakai arsitektur MIPS, Peokra tetap membagi instruksi yang ada seperti arsitektur MIPS dengan waktu pengolahan instruksi sebagai berikut:

| Instruksi | Fetch<br>Stage | Decode<br>Stage | Execute<br>Stage | Memory<br>Stage | Total Time |
|-----------|----------------|-----------------|------------------|-----------------|------------|
| lw        | 200 ps         | 100 ps          | 200 ps           | 200 ps          | 700 ps     |
| sw        | 200 ps         | 100 ps          | -                | 300 ps          | 600 ps     |
| r-format  | 200 ps         | 100 ps          | 200 ps           | -               | 500 ps     |
| beq       | 200 ps         | 200 ps          | -                | -               | 400 ps     |

Jika Peokra ingin menjalankan kode berikut:

Iw \$t0, 0(\$s0)

lw \$t1, 4(\$s0)

add \$t2, \$t0, \$t1

lw \$t3, 8(\$s0)

Iw \$t4, 12(\$s0)

sub \$t5, \$t4, \$t3

beq \$t5, \$t2, exit

lw \$t6, 16(\$s0)

mult \$t6, \$t5

mfhi \$t5

mflo \$t7

add \$t5, \$t5, \$t2

sub \$t7, \$t7, \$t2

sw \$t5, 0(\$s1)

sw \$t7, 4(\$s1)

Hitunglah berapa lama waktu yang dibutuhkan untuk menjalankan instruksi tersebut menggunakan implementasi (asumsikan beq gagal):

- a. [10] Single-cycle
- b. [10] Multi-cycle
- c. [10] Pipeline (asumsikan tidak ada pipeline hazards)

4. [30] Jika diketahui terdapat prosesor dengan arsitektur MIPS menjalankan kode berikut menggunakan implementasi pipeline (asumsikan tidak ada structural hazard dan hanya terdapat rangkaian forwarding):

Iw \$t1, 0(\$t0)
Iw \$t2, 4(\$t0)
add \$t3, \$t2, \$t1
Iw \$t4, 8(\$t0)
sub \$t5, \$t4, \$t3
sw \$t5, 0(\$t1)
Iw \$t2, 12(\$t0)
add \$t5, \$t2, \$t4
sub \$t6, \$t1, \$t4
sw \$t6, 0(\$t5)

- a. [10] Agar kode di atas dapat berjalan, compiler perlu menambahkan instruksi nop/stall pada kode tersebut. Tuliskan ulang kode tersebut dengan menambahkan instruksi nop/stall secukupnya!
- b. [10] Dengan metode Code Scheduling, atur ulang kode tersebut tanpa mengubah logika kode agar jumlah cycle saat menjalankan kode di atas menjadi minimal!
- c. [10] Gambarkan implementasi pipeline untuk poin a dan poin b! Gambar tidak diwajibkan dalam bentuk tulis tangan dan dilampirkan pada akhir file pdf
- 5. [15] Perhatikan dua instruksi pada prosesor dengan arsitektur MIPS berikut.

Instruksi 1: add \$s0, \$t0, \$t1 Instruksi 2: sub \$t2, \$s0, \$t3

Sebelum dilakukan forwarding, terlebih dahulu akan dilakukan pengecekan terhadap beberapa nilai untuk menentukan apakah perlu dilakukan forwarding atau tidak. Jawablah pertanyaan di bawah berikut berdasarkan penjelasan di atas.

- a. [5] Sebutkan control signal yang diperiksa beserta nilainya jika forwarding akan dilakukan!
- b. [5] Tentukan register dalam rs, rt, dan rd dari kedua instruksi di atas!
- c. [5] Apakah kedua instruksi di atas dapat dilakukan forwarding? Jelaskan!
   (asumsikan bahwa instruksi 1 dijalankan lebih dahulu dibandingkan instruksi
   2)